|
|
Другие темы раздела | |
Программируемая логика 8-ми разрядный сдвиговый регистр
https://www.cyberforum.ru/ programmable-logic/ thread1020311.html Здравствуйте. Нужно собрать 8 разрядный регистр с параллельным вводом и возможностью сдвига в сторону старшего разряда до появления в нем единиц. Смотрел в литературе, практически везде приводится сдвиг вправо(т.е младший разряд). Собрал со сдвигом вправо, вот прилагаю схему. Вопрос, разъясните пожалуйста, чем будет отличаться схема если сдвиг делать влево? |
Программируемая логика Демультиплексор на 16 выходов Господа, добрый вечер ;) Вот такая задача попалась: Постройте демультиплексор на 16 выходов с использованием только базовых элементов микросхем серии К155. Определить нагрузочную способность выходов построенного узла. Сравнить характеристики полученного устройства с характеристиками микросхемы – мультиплексора аналогичной серии. В общем суть понятна, но с чего начать... Может у кого... |
Программируемая логика Определить число разрядов счетчика импульсов
https://www.cyberforum.ru/ programmable-logic/ thread1018939.html Здравствуйте! Помогите пожалуйста с решением задачи Применен время-импульсный метод преобразования интервала времени Δt в двоично-десятичный код. Какое минимальное число разрядов должен иметь счетчик импульсов, если частота опорных импульсов 1 МГц, а Δt = 0 – 5 мс ? Решение: Число импульсов: N = Δt*fo = 5*10-3*106 = 5000 5000 импульсов --> 212 = 4096 --> 12 разрядов ... |
Программируемая логика Синтез и декомпозиция булевыми базисами Тема: Компьютерная электроника и задали задачки кто может подскажите. Реализовать на ИМС малой степени интеграции (И-НЕ) на мультиплексоре 8-1 (КП-7) булевы функции 4-х переменных. Сравнить число корпусов ИМС. 0 y = v (2,6,9,11,13,15) - удалено - Правила форума: 4.7. Как можно более полно описывайте суть проблемы или вопроса, что было сделано для ее решения и какие результаты... https://www.cyberforum.ru/ programmable-logic/ thread1015008.html |
Программируемая логика VHDL. Не определен объект верхнего уровня Доброго времени суток! Пытаюсь написать суммирующий счетчик по модулю 10, но в процессе компиляции выскакивает ошибка: Error: Top-level design entity "wor3" is undefined Error: Quartus II Analysis & Synthesis was unsuccessful. 1 error, 0 warnings Error: Quartus II Full Compilation was unsuccessful. 3 errors, 0 warnings Вот то, что предшествует ошибке : Info: Running Quartus II Analysis &... |
Программируемая логика Сумматор трех двухразрядных чисел Ребят,помогите собрать двухразрядный сумматор трех двоичных чисел на элементах И-ИЛИ-НЕ, уже какую неделю бьюсь-не выходит. https://www.cyberforum.ru/ programmable-logic/ thread1012994.html |
Программируемая логика VHDL. Тактирование модели сдвигового регистра
https://www.cyberforum.ru/ programmable-logic/ thread1012781.html Пишу потоковую модель для восьмиразрядного сдвигающего регистра. Подскажите, как учесть то что сдвиг должен производиться не по какому то значению на входе с а по перепаду, а то так сразу заполняется весь регистр сразу. |
Программируемая логика Синтез и декомпозиция мультиплексора 8-в-1 Реализовать булеву функцию трёх переменных, используя ИМС малой степени интеграции, а также вторую схему на мультиплексоре 8 – 1. Сравнить число корпусов ИМС: У f = v (0,1,3,7) Подскажите что тут хоть писать надо. :) Добавлено через 34 секунды У-это игрик |
Программируемая логика Преобразователь кодов Грея в 8421 Доброго времени сток. Имеется задача построить функциональную схему преобразования из кода Грея в код 8421 использую микросхемы серии 531 с последовательных входом и параллельным выходом. Карты Карно построены, логические функции написаны и проверены. Как дальше подойти к заданию и от чего оттолкнуться? Прощу прощения если тема задана не в том разделе. https://www.cyberforum.ru/ programmable-logic/ thread1010570.html | Программируемая логика Ошибка в Quartus II В Quartus II на каждом проекте выбивает ошибку Current module quartus_sta ended unexpectedly. Облазил интернет и решения данной проблемы на нашел. Может кто знает путь исправления ошибки? https://www.cyberforum.ru/ programmable-logic/ thread1009432.html |
OrCAD. Не работает шина в симуляторе Программируемая логика Собственно, рис.1. полноценная схема без шины. Рис. 3. добавляю шину, рис. 4. результат. |
Программируемая логика EWB. Цифровые компараторы
https://www.cyberforum.ru/ programmable-logic/ thread1006815.html Как собрать 4-разрядный полный компаратор??? я не пойму, по лабе я собрал 1. Реализовать цифровой одноразрядный компаратор в соответствии со схемой представленной на рис. 12.1 и 2. Реализовать схему поразрядного сравнения двух двоичных чисел в соответствии со схемой представленной на рис. 12.3. |
1022 / 157 / 10
Регистрация: 16.01.2013
Сообщений: 544
|
|
02.12.2013, 23:22 | 0 |
Quartus. Моделирование работы шифратора кода Грея - Программируемая логика - Ответ 542529302.12.2013, 23:22. Показов 7781. Ответов 9
Метки (Все метки)
Ответ
В таком случае нужно вручную проверить таблицу истиности на диаграммах проведя симуляцию. Но это намного проще и наглядней когда исходные данные идут последовательно.
Другой вариант писать "тестбенч" на VHDL и прогонять на симуляторе. Вернуться к обсуждению: Quartus. Моделирование работы шифратора кода Грея Программируемая логика
0
|
02.12.2013, 23:22 | |
Готовые ответы и решения:
9
Quartus 2 Параметрический компонент шифратора Ряд Тейлора . Моделирование quartus Декодирование Кода Грея Помехозащищенность кода Грея Шифратор десятичного кода в грея |
02.12.2013, 23:22 | |
02.12.2013, 23:22 | |
Помогаю со студенческими работами здесь
0
Алгоритм построения кода Грея Нахождение кода Грея для 32-х разрядов Задача на построение бинарного кода Грея Перевести из кода в Грея и декодировать сообщение: Рассчитать количество вариантов кода грея |