Форум программистов, компьютерный форум, киберфорум
Наши страницы

Программируемая логика: ПЛИС, ПАИС

Войти
Регистрация
Восстановить пароль
 
x6690
1 / 1 / 0
Регистрация: 17.11.2014
Сообщений: 5
#1

Ошибка при моделировании в ModelSim для DB4CGX15 (FPGA Altera Cyclone IV, PCI-E) - Программируемая логика

17.11.2014, 09:43. Просмотров 855. Ответов 7
Метки нет (Все метки)

Здравствуйте!
Имеется плата DB4CGX15 (FPGA Altera Cyclone IV, pci-e, ddr2, devboards.com), программный проект на Quartus II (оригинальный проект от Devboards для DDR2). Возникла проблема при моделировании этого проекта в моделсиме. С моделсимом возиться начал недавно. Пробовал запускать как написано в статьях на сайте марсохода, через Nios II SBT Eclipse, но всегда выдается ошибка. в чем может быть причина?
0
Надоела реклама? Зарегистрируйтесь и она исчезнет полностью.
Similar
Эксперт
41792 / 34177 / 6122
Регистрация: 12.04.2006
Сообщений: 57,940
17.11.2014, 09:43
Я подобрал для вас темы с готовыми решениями и ответами на вопрос Ошибка при моделировании в ModelSim для DB4CGX15 (FPGA Altera Cyclone IV, PCI-E) (Программируемая логика):

Не работает Gate Level симуляция в ModelSim Altera Edition - Программируемая логика
Не работает временная симуляция проекта в Quartus 15.0 в ModelSim Altera Edition и в обычном ModelSim 10.2. Симуляция запускается и...

DMA контроллер (VHDL код ядра и электрическая схема, Altera ModelSim) - Программируемая логика
Добрый день, обращаюсь вам как к людям соображающим в этой области. Не могли бы вы подсказать хорошую литературу или объяснить сами как...

Реализация кода Рида-Соломона на ПЛИС фирмы Altera типа FPGA - Программируемая логика
Всем привет! Нужна помощь в реализации кода Рида-Соломона на ПЛИС фирмы Altera типа FPGA. Среда разработки quartus, язык описания...

Объем в моделировании при моделировании по 3 проекциям. - 3D моделирование
только начал изучать правда, вопрос поэтому простой, наверное - но вот никак не могу вникнуть в суть. начинают строить 3d модель по трем...

Ошибка при моделировании Марковских процессов - MathCAD
Программа выдает ошибку, не пойму что не так, вроде бы все как по учебнику. Помогите пожалуйста

Ошибка при моделировании векторного управления АД - Simulink
собрал структурную схему модели векторного управления АД,при моделировании возникает такая ошибка!!что делать??

7
raxp
10180 / 6563 / 481
Регистрация: 28.12.2010
Сообщений: 21,166
Записей в блоге: 1
17.11.2014, 12:23 #2
...причина в сферической ошибке, которая известна только вам.
0
x6690
1 / 1 / 0
Регистрация: 17.11.2014
Сообщений: 5
17.11.2014, 12:47  [ТС] #3
я раньше на Webpack ISE Xilinx работал и там проводил симуляцию, а здесь в квартусе не получается. Как я понимаю в QSYS когда выбираешь Generate можно сразу делать файлы тестбенча на верилоге либо vhdl. Но при запуске ModelSim не может прогрузить все библиотеки. Может ли быть причиной, что я использую квартус веб эдишн?
0
raxp
10180 / 6563 / 481
Регистрация: 28.12.2010
Сообщений: 21,166
Записей в блоге: 1
17.11.2014, 20:15 #4
...а если попробовать сами тестбенчи сделать в среде, в которой проводится симуляция? Текст ошибки секрет?
0
x6690
1 / 1 / 0
Регистрация: 17.11.2014
Сообщений: 5
19.11.2014, 08:43  [ТС] #5
текст ошибки ниже. при компилировании (меню Compile) файла sopc_test вылезает еще куча таких же ошибок. пытался добавить все файлы в итоге вышла ошибка где моделсим ругался на вектора IP ядер процессора Nios и DDR2.

# Loading work.pinout
# ** Error: (vsim-3033) C:/altera/DB4CGX15/designs/DB4CGX15_boardtest/pinout.v(97): Instantiation of 'sopc_test' failed. The design unit was not found.
#
# Region: /pinout
# Searched libraries:
# C:/altera/DB4CGX15/designs/DB4CGX15_boardtest/work
# Error loading design
0
raxp
10180 / 6563 / 481
Регистрация: 28.12.2010
Сообщений: 21,166
Записей в блоге: 1
19.11.2014, 18:52 #6
pinout.v(97): Instantiation of 'sopc_test' failed. The design unit was not found.
0
x6690
1 / 1 / 0
Регистрация: 17.11.2014
Сообщений: 5
24.11.2014, 09:07  [ТС] #7
raxp, что вы хотели этим сказать?
0
raxp
10180 / 6563 / 481
Регистрация: 28.12.2010
Сообщений: 21,166
Записей в блоге: 1
24.11.2014, 18:59 #8
То, что написано.
0
24.11.2014, 18:59
MoreAnswers
Эксперт
37091 / 29110 / 5898
Регистрация: 17.06.2006
Сообщений: 43,301
24.11.2014, 18:59
Привет! Вот еще темы с ответами:

При написании драйвера для PCI-1762 нужно видеть подключенными ТОЛЬКО платы PCI-1762 - C++ Builder
Использую для вывода списка устройств на экран эту функцию (она описана в драйвере и библиотеке): status = DRV_SelectDevice (hCaller,...

выбор видеокарты под PCI Express 2.0 2 PCI, 1 PCI-E x1, 1 PCI-E x16 - Видеокарты
Помогите хочу покупать в Среду Видео ATI Radeon 5850 1GB но там PCI Express 2.1 а у меня на материнке вот это Разъёмы расширения PCI...

Ошибка в моделировании системы Java - Java
Подскажите пожалуйста почему ругается: java.lang.RuntimeException: Недопустимое значение: NaN at...

VHDL код для RS-триггера. FPGA - Программируемая логика
Только начал изучать FPGA и поэтому имеются проблемы в особенности с написанием кода. Кто может написать мне код к приложенной ниже схеме...


Искать еще темы с ответами

Или воспользуйтесь поиском по форуму:
8
Ответ Создать тему
Опции темы

КиберФорум - форум программистов, компьютерный форум, программирование
Powered by vBulletin® Version 3.8.9
Copyright ©2000 - 2018, vBulletin Solutions, Inc.
Рейтинг@Mail.ru