Форум программистов, компьютерный форум, киберфорум
Программируемая логика: ПЛИС, ПАИС
Войти
Регистрация
Восстановить пароль
Другие темы раздела
Программируемая логика AHDL. Накапливающий сумматор https://www.cyberforum.ru/ programmable-logic/ thread1025621.html
Здравствуйте,помогите,пожалуйста нарисовать функциональную схему накапливающего сумматора конвейерной архитектуры (6 разрядный).Накапливаются 6 разрядные данные в 10 временных дискретах.В каждом дискрете 7 отсчетов.Данные поступают синхронно,с периодическим повторением через 10 временных дискретов.Нужно использовать цепочку д -триггеров,с параллельной синхронной записью. Заранее спасибо.
Программируемая логика Quartus. Моделирование работы шифратора кода Грея
Задание:Надо синтезировать схему устройства, а именно: Преобразователь двоичного ко-да в код Грея и описать его на основе Макрофункций в Quartus. Насколько я понял чтоб построить схему преобразователя мне нужен дешифратор и шифратор, после того как я его соберу мне нужно будет описать его на основе макрофункций и чтоб он выполнял функции преобразователя двоичного ко-да в код Грея. Что в Quartus...
Программируемая логика 8-ми разрядный сдвиговый регистр https://www.cyberforum.ru/ programmable-logic/ thread1020311.html
Здравствуйте. Нужно собрать 8 разрядный регистр с параллельным вводом и возможностью сдвига в сторону старшего разряда до появления в нем единиц. Смотрел в литературе, практически везде приводится сдвиг вправо(т.е младший разряд). Собрал со сдвигом вправо, вот прилагаю схему. Вопрос, разъясните пожалуйста, чем будет отличаться схема если сдвиг делать влево?
Программируемая логика Демультиплексор на 16 выходов Господа, добрый вечер ;) Вот такая задача попалась: Постройте демультиплексор на 16 выходов с использованием только базовых элементов микросхем серии К155. Определить нагрузочную способность выходов построенного узла. Сравнить характеристики полученного устройства с характеристиками микросхемы – мультиплексора аналогичной серии. В общем суть понятна, но с чего начать... Может у кого... https://www.cyberforum.ru/ programmable-logic/ thread1018960.html
Определить число разрядов счетчика импульсов Программируемая логика
Здравствуйте! Помогите пожалуйста с решением задачи Применен время-импульсный метод преобразования интервала времени Δt в двоично-десятичный код. Какое минимальное число разрядов должен иметь счетчик импульсов, если частота опорных импульсов 1 МГц, а Δt = 0 – 5 мс ? Решение: Число импульсов: N = Δt*fo = 5*10-3*106 = 5000 5000 импульсов --> 212 = 4096 --> 12 разрядов ...
Программируемая логика Синтез и декомпозиция булевыми базисами Тема: Компьютерная электроника и задали задачки кто может подскажите. Реализовать на ИМС малой степени интеграции (И-НЕ) на мультиплексоре 8-1 (КП-7) булевы функции 4-х переменных. Сравнить число корпусов ИМС. 0 y = v (2,6,9,11,13,15) - удалено - Правила форума: 4.7. Как можно более полно описывайте суть проблемы или вопроса, что было сделано для ее решения и какие результаты... https://www.cyberforum.ru/ programmable-logic/ thread1015008.html
Программируемая логика VHDL. Не определен объект верхнего уровня Доброго времени суток! Пытаюсь написать суммирующий счетчик по модулю 10, но в процессе компиляции выскакивает ошибка: Error: Top-level design entity "wor3" is undefined Error: Quartus II Analysis & Synthesis was unsuccessful. 1 error, 0 warnings Error: Quartus II Full Compilation was unsuccessful. 3 errors, 0 warnings Вот то, что предшествует ошибке : Info: Running Quartus II Analysis &... https://www.cyberforum.ru/ programmable-logic/ thread1014234.html Программируемая логика Сумматор трех двухразрядных чисел
Ребят,помогите собрать двухразрядный сумматор трех двоичных чисел на элементах И-ИЛИ-НЕ, уже какую неделю бьюсь-не выходит.
Программируемая логика VHDL. Тактирование модели сдвигового регистра https://www.cyberforum.ru/ programmable-logic/ thread1012781.html
Пишу потоковую модель для восьмиразрядного сдвигающего регистра. Подскажите, как учесть то что сдвиг должен производиться не по какому то значению на входе с а по перепаду, а то так сразу заполняется весь регистр сразу.
Программируемая логика Синтез и декомпозиция мультиплексора 8-в-1 Реализовать булеву функцию трёх переменных, используя ИМС малой степени интеграции, а также вторую схему на мультиплексоре 8 – 1. Сравнить число корпусов ИМС: У f = v (0,1,3,7) Подскажите что тут хоть писать надо. :) Добавлено через 34 секунды У-это игрик https://www.cyberforum.ru/ programmable-logic/ thread1011484.html
Программируемая логика Преобразователь кодов Грея в 8421
Доброго времени сток. Имеется задача построить функциональную схему преобразования из кода Грея в код 8421 использую микросхемы серии 531 с последовательных входом и параллельным выходом. Карты Карно построены, логические функции написаны и проверены. Как дальше подойти к заданию и от чего оттолкнуться? Прощу прощения если тема задана не в том разделе.
Программируемая логика Ошибка в Quartus II В Quartus II на каждом проекте выбивает ошибку Current module quartus_sta ended unexpectedly. Облазил интернет и решения данной проблемы на нашел. Может кто знает путь исправления ошибки? https://www.cyberforum.ru/ programmable-logic/ thread1009432.html
0 / 0 / 0
Регистрация: 02.12.2013
Сообщений: 3
0

Накапливающий сумматор конвейерной архитектуры - Программируемая логика - Ответ 5422147

02.12.2013, 14:39. Показов 569. Ответов 0
Метки (Все метки)

Author24 — интернет-сервис помощи студентам
Здравствуйте,помогите,пожалуйста нарисовать функциональную схему накапливающего сумматора конвейерной архитектуры (6 разрядный).Накапливаются 6 разрядные данные в 10 временных дискретах.В каждом дискрете 7 отсчетов.Данные поступают синхронно,с периодическим повторением через 10 временных дискретов.Нужно использовать цепочку д -триггеров,с параллельной синхронной записью. Заранее спасибо.

Вернуться к обсуждению:
Накапливающий сумматор конвейерной архитектуры Программируемая логика
0
Заказать работу у эксперта
Programming
Эксперт
94731 / 64177 / 26122
Регистрация: 12.04.2006
Сообщений: 116,782
02.12.2013, 14:39
Готовые ответы и решения:

Накапливающий сумматор на VHDL
Доброго времени суток! Изучаю VHDL совсем не давно, так что не судите строго. Есть вот такая...

AHDL. Накапливающий сумматор
Здравствуйте,помогите,пожалуйста нарисовать функциональную схему накапливающего сумматора...

Накапливающий сумматор в Quartus II
Необходимо построить накапливающий сумматор. Возможно ли сделать это на базе полного сумматора и...

4-х разрядный накапливающий сумматор с последовательной загрузкой
Прошу помочь с данным заданием . Сам могу делать только простые задания , ибо если бы это было не...

0
02.12.2013, 14:39
IT_Exp
Эксперт
87844 / 49110 / 22898
Регистрация: 17.06.2006
Сообщений: 92,604
02.12.2013, 14:39
Помогаю со студенческими работами здесь

Накапливающий сумматор
Здравствуйте! Есть задача одна: Построить накапливающий сумматор для формирования поразрядных...

Построить накапливающий сумматор
Здравствуйте. Простите, что второй раз с одним вопросом... Нужно построить накапливающий сумматор...

Построить накапливающий сумматор для формирования поразрядных сумм
Здравствуйте. Нужно построить накапливающий сумматор для формирования поразрядных сумм и переносов...

Различие архитектуры программы от программной архитектуры
Здравствуйте, вот пишу курсач и там надо описать архитектуру программы и программную архитектуру....

Моделирование конвейерной системы
Дано конвеєрну систему, яка Включає обчислювальні Структури ОС1, ОC2, ОС3 и канал...

Компьютерная система построена по двухпоточных конвейерной схеме и состоит из четырех процессорных элементов
Компьютерная система построена по двухпоточных конвейерной схеме и состоит из четырех процессорных...

ВП, накапливающий массив значений температур
Создайте ВП, который накапливает массив значений температур с помощью «Снятие напряжения.vi» и...

0
КиберФорум - форум программистов, компьютерный форум, программирование
Powered by vBulletin
Copyright ©2000 - 2024, CyberForum.ru