Форум программистов, компьютерный форум, киберфорум
Программируемая логика: ПЛИС, ПАИС
Войти
Регистрация
Восстановить пароль
Другие темы раздела
Программируемая логика 4-х разрядный счетчик на JK-триггерах Помогите построить подробную схему в logical circuit 4-х разрядного счетчика на JK-триггерах Правила форума: 4.7. Как можно более полно описывайте суть проблемы или вопроса, что было сделано для ее решения и какие результаты получены. https://www.cyberforum.ru/ programmable-logic/ thread1030956.html Минимизация функции Программируемая логика
Здравствуйте. Читал учебник (Алексеенко, Шагурин), и кое что не понял. Привожу картинки. Карта Карно для S'1, склейка по нулям, не понимаю как получили такой ответ(см. след. картинку). У меня такой ответ ни в какую не выходит.
Программируемая логика Девятиразрядная схема контроля четности https://www.cyberforum.ru/ programmable-logic/ thread1028435.html
написать программу девятиразрядная схема контроля чётности
Программируемая логика Прием данных с АЦП AD7705 в ПЛИС https://www.cyberforum.ru/ programmable-logic/ thread1028299.html
Здравствуйте! Помогите,срочно нужно написать программу для передачи данных с AD7705 на ПЛИС. Пытаюсь-не получается,а на этой неделе сдать надо.. Буду признателен.
VHDL. Задание сигналов Программируемая логика
Здравствуйте! Создаю небольшую программку в Xilinx, в файле, в котором нужно писать код, необходимо сделать следующее: есть 3 входа, на них с небольшой задержкой должны подаваться числа от 0 до 7 в двоичном виде: т.е. 000, 001, 010, 011, 100, 101, 110 и 111. Пишу следующее:tb : PROCESS BEGIN for x1 in 0 to 1 loop for x2 in 0 to 1 loop for x3 in 0 to 1 loop wait for 10 ns; end loop;...
Программируемая логика Накапливающий сумматор конвейерной архитектуры Здравствуйте,помогите,пожалуйста нарисовать функциональную схему накапливающего сумматора конвейерной архитектуры (6 разрядный).Накапливаются 6 разрядные данные в 10 временных дискретах.В каждом дискрете 7 отсчетов.Данные поступают синхронно,с периодическим повторением через 10 временных дискретов.Нужно использовать цепочку д -триггеров,с параллельной синхронной записью. Заранее спасибо. https://www.cyberforum.ru/ programmable-logic/ thread1025628.html
Программируемая логика AHDL. Накапливающий сумматор https://www.cyberforum.ru/ programmable-logic/ thread1025621.html
Здравствуйте,помогите,пожалуйста нарисовать функциональную схему накапливающего сумматора конвейерной архитектуры (6 разрядный).Накапливаются 6 разрядные данные в 10 временных дискретах.В каждом дискрете 7 отсчетов.Данные поступают синхронно,с периодическим повторением через 10 временных дискретов.Нужно использовать цепочку д -триггеров,с параллельной синхронной записью. Заранее спасибо.
Программируемая логика Quartus. Моделирование работы шифратора кода Грея
Задание:Надо синтезировать схему устройства, а именно: Преобразователь двоичного ко-да в код Грея и описать его на основе Макрофункций в Quartus. Насколько я понял чтоб построить схему преобразователя мне нужен дешифратор и шифратор, после того как я его соберу мне нужно будет описать его на основе макрофункций и чтоб он выполнял функции преобразователя двоичного ко-да в код Грея. Что в Quartus...
Программируемая логика 8-ми разрядный сдвиговый регистр https://www.cyberforum.ru/ programmable-logic/ thread1020311.html
Здравствуйте. Нужно собрать 8 разрядный регистр с параллельным вводом и возможностью сдвига в сторону старшего разряда до появления в нем единиц. Смотрел в литературе, практически везде приводится сдвиг вправо(т.е младший разряд). Собрал со сдвигом вправо, вот прилагаю схему. Вопрос, разъясните пожалуйста, чем будет отличаться схема если сдвиг делать влево?
Программируемая логика Демультиплексор на 16 выходов Господа, добрый вечер ;) Вот такая задача попалась: Постройте демультиплексор на 16 выходов с использованием только базовых элементов микросхем серии К155. Определить нагрузочную способность выходов построенного узла. Сравнить характеристики полученного устройства с характеристиками микросхемы – мультиплексора аналогичной серии. В общем суть понятна, но с чего начать... Может у кого... https://www.cyberforum.ru/ programmable-logic/ thread1018960.html
Определить число разрядов счетчика импульсов Программируемая логика
Здравствуйте! Помогите пожалуйста с решением задачи Применен время-импульсный метод преобразования интервала времени Δt в двоично-десятичный код. Какое минимальное число разрядов должен иметь счетчик импульсов, если частота опорных импульсов 1 МГц, а Δt = 0 – 5 мс ? Решение: Число импульсов: N = Δt*fo = 5*10-3*106 = 5000 5000 импульсов --> 212 = 4096 --> 12 разрядов ...
Программируемая логика Синтез и декомпозиция булевыми базисами Тема: Компьютерная электроника и задали задачки кто может подскажите. Реализовать на ИМС малой степени интеграции (И-НЕ) на мультиплексоре 8-1 (КП-7) булевы функции 4-х переменных. Сравнить число корпусов ИМС. 0 y = v (2,6,9,11,13,15) - удалено - Правила форума: 4.7. Как можно более полно описывайте суть проблемы или вопроса, что было сделано для ее решения и какие результаты...
0 / 0 / 0
Регистрация: 07.12.2013
Сообщений: 22
10.12.2013, 09:11  [ТС] 0

Синтез JK-триггера на Active-HDL - Программируемая логика - Ответ 5466355

10.12.2013, 09:11. Показов 3817. Ответов 2
Метки (Все метки)

Ответ

Код
module JK(Q,nQ,J,K,C,nS,nR);
output Q,nQ;
input J,K,C,nS,nR;
wire w1,w2;

INX1 in (.A(K),.Q(w1));
AO22X1 an (.A(nQ),.B(J),.C(w1),.D(Q),.Q(w2));
DFRRSX1 dt (.C(C),.D(w2),.Q(Q),.QN(nQ),.RN(nR),.SN(nS));

endmodule
тест бенч
Код
`timescale 1ns / 1ps
module JK_tb;

//Internal signals declarations:
wire Q;
wire nQ;
reg J;
reg K;
reg C;
reg nS;
reg nR;

// Unit Under Test port map
JK UUT (
.Q(Q),
.nQ(nQ),
.J(J),
.K(K),
.C(C),
.nS(nS),
.nR(nR));

initial
$monitor($realtime,,"ps %h %h %h %h %h %h %h ",Q,nQ,J,K,C,nS,nR);
initial begin nR=0; nS=1; J=1; K=0; C=0;
#2 nR=1;
#13 J=0;
#30 K=1;
#20 J=1;
end 

always #10 C=~C;
initial #100 $finish;


endmodule
вот то, что вышло...

А теперь нужна помощь с рисками сбоя, будут ли они там?
вроде как минимизация по карте карно, JK-триггера может к ним привести, как их показать и/или устранить?

Добавлено через 3 минуты
и вопрос по временной верификации JK-триггера, как его вообще делать, что там увидеть нужно? и связано ли это с рисками сбоя?

Вернуться к обсуждению:
Синтез JK-триггера на Active-HDL Программируемая логика
0
Programming
Эксперт
94731 / 64177 / 26122
Регистрация: 12.04.2006
Сообщений: 116,782
10.12.2013, 09:11
Готовые ответы и решения:

Построить Т-триггер и счётчик на Active-HDL - Программируемая логика
Здравствуйте, помогите пожалуйста с заданиями по схемотехнике. У меня не очень большие знания в...

Active-Hdl, код - работа с регистрами и буфером внима ния!
надеюсь мне помогут, очень нужна помощь! помогите пожалуйста. есть 2 кода 1) 11 КОД...

Синтез D-триггера
Здравствуйте. Имею вот такую схему d-Триггера, выполненную по master-slave(ведущий-ведомый), с...

Aldec Active-HDL Моделирование и синтез простой схемы
Здравствуйте, помогите пожалуйста решить задание, дано задание: 1. Разработать и откомпилировать в...

Active-HDL установка
Подскажите от куда можно установить Active-HDL. С самого сайта www.aldec.com у меня не...

2
10.12.2013, 09:11
IT_Exp
Эксперт
87844 / 49110 / 22898
Регистрация: 17.06.2006
Сообщений: 92,604
10.12.2013, 09:11
Помогаю со студенческими работами здесь

Синтез синхронного JK триггера
Добрый день! Может кто то поможет с задачей: Синтез синхронного JK триггера (базис ИЛИ-НЕ)

VHDL ошибки "Error: COMP96_0077" (Active-HDL 9.1)
При добавлении функций возбуждения Cin <= '0'; Input1<="010", "111" after 200 ns, "011"...

Cisco ASA Active/Active, Active/Standby
Добрый день! У меня назрел вопрос. Когда имеется построенный Cluster ASA, в каком либо из режимов,...

Cisco ASA Active/Standby, Active/Active
Добрый день! Возник вопрос не жизненно важный, но в гугле ответа не нашел) А какое максимальное...

Синтез ДН ФАР. Синтез БПФ
Добрый день, подскажите как реализовать "Алгоритм синтеза ДН линейной антенной решетки",...

Составить программу, которая без внешнего прерывания реализует функцию D-триггера, а по внешнему прерыванию – T-триггера
Составить программу в CV AVR и Proteus Составить программу, которая без внешнего прерывания...

0
КиберФорум - форум программистов, компьютерный форум, программирование
Powered by vBulletin
Copyright ©2000 - 2024, CyberForum.ru