0 / 0 / 0
Регистрация: 07.12.2013
Сообщений: 22
1

Синтез JK-триггера на Active-HDL

07.12.2013, 09:11. Показов 3793. Ответов 2
Метки нет (Все метки)

Author24 — интернет-сервис помощи студентам
Нужно реализовать в Active-HDL синтез JK триггера на D,используя входы предустановки.

 Комментарий модератора 
Правила форума:

4.7. Как можно более полно описывайте суть проблемы или вопроса, что было сделано для ее решения и какие результаты получены.
0
Programming
Эксперт
94731 / 64177 / 26122
Регистрация: 12.04.2006
Сообщений: 116,782
07.12.2013, 09:11
Ответы с готовыми решениями:

Построить Т-триггер и счётчик на Active-HDL - Программируемая логика
Здравствуйте, помогите пожалуйста с заданиями по схемотехнике. У меня не очень большие знания в...

Active-Hdl, код - работа с регистрами и буфером внима ния!
надеюсь мне помогут, очень нужна помощь! помогите пожалуйста. есть 2 кода 1) 11 КОД...

Синтез D-триггера
Здравствуйте. Имею вот такую схему d-Триггера, выполненную по master-slave(ведущий-ведомый), с...

Aldec Active-HDL Моделирование и синтез простой схемы
Здравствуйте, помогите пожалуйста решить задание, дано задание: 1. Разработать и откомпилировать в...

Active-HDL установка
Подскажите от куда можно установить Active-HDL. С самого сайта www.aldec.com у меня не...

2
10229 / 6607 / 498
Регистрация: 28.12.2010
Сообщений: 21,156
Записей в блоге: 1
07.12.2013, 12:08 2
1- вот вам временные диаграммы и таблица поведения счетчика Синтез счетчика на 7 на JК–триггерах, реализовуйте.
2- вот вам уроки как работать в Active-HDL http://kit-e.ru/articles/circuit/2009_03_134.php
0
0 / 0 / 0
Регистрация: 07.12.2013
Сообщений: 22
10.12.2013, 09:11  [ТС] 3
Код
module JK(Q,nQ,J,K,C,nS,nR);
output Q,nQ;
input J,K,C,nS,nR;
wire w1,w2;

INX1 in (.A(K),.Q(w1));
AO22X1 an (.A(nQ),.B(J),.C(w1),.D(Q),.Q(w2));
DFRRSX1 dt (.C(C),.D(w2),.Q(Q),.QN(nQ),.RN(nR),.SN(nS));

endmodule
тест бенч
Код
`timescale 1ns / 1ps
module JK_tb;

//Internal signals declarations:
wire Q;
wire nQ;
reg J;
reg K;
reg C;
reg nS;
reg nR;

// Unit Under Test port map
JK UUT (
.Q(Q),
.nQ(nQ),
.J(J),
.K(K),
.C(C),
.nS(nS),
.nR(nR));

initial
$monitor($realtime,,"ps %h %h %h %h %h %h %h ",Q,nQ,J,K,C,nS,nR);
initial begin nR=0; nS=1; J=1; K=0; C=0;
#2 nR=1;
#13 J=0;
#30 K=1;
#20 J=1;
end 

always #10 C=~C;
initial #100 $finish;


endmodule
вот то, что вышло...

А теперь нужна помощь с рисками сбоя, будут ли они там?
вроде как минимизация по карте карно, JK-триггера может к ним привести, как их показать и/или устранить?

Добавлено через 3 минуты
и вопрос по временной верификации JK-триггера, как его вообще делать, что там увидеть нужно? и связано ли это с рисками сбоя?
0
IT_Exp
Эксперт
87844 / 49110 / 22898
Регистрация: 17.06.2006
Сообщений: 92,604
10.12.2013, 09:11
Помогаю со студенческими работами здесь

Синтез синхронного JK триггера
Добрый день! Может кто то поможет с задачей: Синтез синхронного JK триггера (базис ИЛИ-НЕ)

VHDL ошибки "Error: COMP96_0077" (Active-HDL 9.1)
При добавлении функций возбуждения Cin <= '0'; Input1<="010", "111" after 200 ns, "011"...

Cisco ASA Active/Active, Active/Standby
Добрый день! У меня назрел вопрос. Когда имеется построенный Cluster ASA, в каком либо из режимов,...

Cisco ASA Active/Standby, Active/Active
Добрый день! Возник вопрос не жизненно важный, но в гугле ответа не нашел) А какое максимальное...

Синтез ДН ФАР. Синтез БПФ
Добрый день, подскажите как реализовать "Алгоритм синтеза ДН линейной антенной решетки",...

Составить программу, которая без внешнего прерывания реализует функцию D-триггера, а по внешнему прерыванию – T-триггера
Составить программу в CV AVR и Proteus Составить программу, которая без внешнего прерывания...


Искать еще темы с ответами

Или воспользуйтесь поиском по форуму:
3
Ответ Создать тему
Опции темы

КиберФорум - форум программистов, компьютерный форум, программирование
Powered by vBulletin
Copyright ©2000 - 2024, CyberForum.ru