403 / 261 / 167
Регистрация: 13.01.2021
Сообщений: 1,162
|
|
1 | |
Разработать схему и временные диаграммы работы цифрового делителя частоты15.11.2021, 22:05. Показов 983. Ответов 9
Метки нет (Все метки)
Разработать схему и временные диаграммы работы цифрового делителя частоты
( Клич.= 22 ) на базе асинхронного счетчика на добавление, реализуемого на JK-триггерах.
0
|
15.11.2021, 22:05 | |
Ответы с готовыми решениями:
9
На основе таймера/счетчика 1 построить схему делителя частоты с коэффициентом деления 500 (ATmega16) Варочная стеклокерамика El Fresco CH-621 любая документация, и временные диаграммы работы конфорок любого бренда Разработать алгоритм и блок-схему для нахождения наибольшего общего делителя трёх чисел Временные диаграммы |
24 / 16 / 8
Регистрация: 16.03.2021
Сообщений: 67
|
|
16.11.2021, 14:21 | 2 |
Делитель на 22 на JK- триггерах будет выглядеть примерно так:
0
|
24 / 16 / 8
Регистрация: 16.03.2021
Сообщений: 67
|
|
16.11.2021, 14:23 | 3 |
Индикаторы можно удалить: они нужны только для проверки работы схемы в моделирующей программе
0
|
0 / 0 / 0
Регистрация: 20.11.2021
Сообщений: 4
|
|
20.11.2021, 14:34 | 4 |
optimist61, в какой программе есть наши графические элементы как на схеме?
0
|
24 / 16 / 8
Регистрация: 16.03.2021
Сообщений: 67
|
|
21.11.2021, 16:25 | 5 |
Схема нарисована в моделирующей программе "Злектронные кубики".
0
|
24 / 16 / 8
Регистрация: 16.03.2021
Сообщений: 67
|
|
25.11.2021, 22:32 | 6 |
N=22 в двоичном коде 10110
Строим счетчик на пяти JK-триггерах. С триггеров с весами разрядов 16, 4, 2 , через элемент 3-И, формируем сигнал сброса счетчика
0
|
403 / 261 / 167
Регистрация: 13.01.2021
Сообщений: 1,162
|
|
26.11.2021, 00:18 [ТС] | 7 |
optimist61, Вот всё что сумел сделать, дальше не знаю, прошу помогите
0
|
ildwine
|
||||||
27.11.2021, 14:39
#8
|
||||||
0
|
403 / 261 / 167
Регистрация: 13.01.2021
Сообщений: 1,162
|
|
28.11.2021, 21:20 [ТС] | 9 |
optimist61, прошу помогите
0
|
24 / 16 / 8
Регистрация: 16.03.2021
Сообщений: 67
|
|
29.11.2021, 14:14 | 10 |
Почти правильно. осталось подтянуть входы S,J,K через резистор к + источника. Это будет логическая 1. Смотрите схему вверху.
0
|
29.11.2021, 14:14 | |
29.11.2021, 14:14 | |
Помогаю со студенческими работами здесь
10
Описать временные диаграммы Временные диаграммы в LabView Временные диаграммы в Delphi Временные диаграммы триггеров TChart Временные диаграммы Временные диаграммы Логарифмического усилителя Искать еще темы с ответами Или воспользуйтесь поиском по форуму: |